快速發布采購 管理采購信息

YGV628B AVDP7高級視頻顯示處理器7

時間:2019-4-29, 來源:互聯網, 文章類別:元器件知識庫

YGV628B(以下簡稱AVDP7)是YAMAHA AVDP系列的最新版本各種視覺設備,車輛設備等的成功記錄
配備三個位圖平面,可以成堆顯示外部圖像;此外,AVDP7具有許多功能,如OSD(屏幕顯示),例如α混合,顯示優先級的改變等。此外,它具有數字圖像輸入/輸出功能,可以擴展或縮小外部圖像。
此外,AVDP7支持高達SVGA的分辨率,并且可以應用于各種數字設備只能將一個SDRAM連接到外部存儲器作為幀存儲器。
OSD功能
在數字圖像輸入的情況下疊加由平原組成的OSD圖像。
在AVDP7中最多可以同時使用三個平原。
R5bit,G6bit和B5bit的65536色自然圖像顯示。它的調色板顏色為25616777216種顏色的顏色。
支持16位YCrCb422
以點為單位的16個灰度級α混合
可以轉換顯示優先級
顯示分辨率
創建NTSC,PAL,QVGA,寬QVGA,VGA,寬VGA和SVGA的顯示時序可能。
對應分辨率示例:320×240,400×240,720×240,640×480,800×480,800×600,等等..
分辨率轉換功能:水平方向?顯示的1/2倍到8192倍垂直方向?顯示的1/4倍到8192倍。

數字圖像輸入/輸出功能
對應18位RGB,16位YCrCb422和ITU656。
通過YS位輸出,可以在外部混合圖像信號。
模擬圖像輸出功能
模擬RGB輸出,每個R,G,B具有8位DAC
通過YS位輸出,可以從外部獲得超級圖像數據。
捕獲功能
從18位RGB,16位YCrCb422和ITU656的外部圖像輸入到幀的描述記憶是可以實時的。
當數字圖像輸入為ITU656時,可以從兩個異步輸入系統中進行選擇。
水平方向和垂直方向的像素跳躍功能。
隔行掃描?漸進轉換功能
外部記憶
視頻內存
16Mbit,64Mbit,128Mbit和256Mbit(x16)的SDRAM可連接。但是,只有一半域可以在使用256Mbits的SDRAM時使用。
通過存儲器傳輸功能進行WRITE / READ訪問SDRAM時鐘的最大工作頻率為81MHz。
其他
采用高靈活性CPU I / F,16位CPU總線寬度和字節序控制。
內置寄存器直接映射到256字節的CPU內存空間。
176針塑料LQFP針引線涂層無鉛。 (YGV628B-VZ)
工作溫度:-40度至+85度。
CMOS,3.3V單位電壓(5V耐壓)

獨立(自行式)系統

OSD到數字圖像的示例(省略了CPU,SDRAM等)

OSD到模擬圖像的示例(省略了CPU,SDRAM等)

OSD到模擬圖像的示例(省略了CPU,SDRAM等)...

液晶電視的應用示例(省略CPU,SDRAM等)...

應用于數字圖像設備的示例(省略CPU,SDRAM等)

數字記錄設備的應用示例(省略CPU,SDRAM等)

在ns s中的ns是完全沒有問題的AVDP7采用3.3V電源供電。因此,輸入和輸出到外圍電路的接口
除RESET_N引腳外,其工作在LVTTL(3.3v)。但是,輸入/輸出信號的容差電壓是
保證高達5V,因此,也可以連接到5V TLL電平兼容設備。
在器件外部I / O引腳上拉或下拉時,請分別為每個引腳使用寄存器。
但是,當輸入信號由上拉或下拉電阻固定時,可以使用公共電阻輸入引腳。
AVDP7是3.3V單電源規格。此外,還準備了專用的模擬電源引腳
分別用于內置PLL和內置DAC。
在執行開機和關機時務必遵守以下說明。
●同時開機和關機是常規。
●當由于設計而出現時差時,請按照以下電源開關和電源關閉順序進行操作。
●請執行上電和下電,以使PLLVDD不會高于VDD。
通電和斷電的順序。
●上電時。
VDD(數字電源)? PLLVDD(PLL的模擬電源)? DACVDD(DAC的模擬電源)?信號。
●電源關閉時
信號? DACVDD(DAC的模擬電源)? PLLVDD(PLL的模擬電源)? VDD(數字電源)。

在兩種情況下,按照推薦的程序以相反的順序執行上電和斷電
在上述任何電源中的電源,可能會出現影響電源的問題
LSI的可靠性。因此,請避免此類操作。
●VDD(電源引腳No.5,19,34,46,58,69,79,90,101,108,120,132,145,158,170)
●VSS(電源引腳No.7,20,32,43,53,61,67,74,81,87,97,106,117,127,148,160,171)
內部數字電路的電源引腳。
請為VDD引腳提供3.3V電壓,并為VSS引腳提供地電平。
●PLLVDD(電源引腳No.174)
●PLLVSS(電源引腳No.175)
它是內置PLL的模擬電源引腳。
請為PLLVSS引腳提供地電平,并為PLLVDD提供3.3V電壓。
務必執行電源上電和下電,以使PLLVDD不會變高比VDD。
●DACVDD(電源引腳No.138)
●DACVSS(電源引腳No.133)
它是內置DAC的模擬電源引腳。
請為DACVDD引腳提供3.3V電壓,并為DACVSS引腳提供地電平。一定要供應與其他電源分開。

AVDP7,一個時鐘(點時鐘),用于監視器顯示的掃描時序,以及用于傳遞顯示數據的時鐘(捕獲)時鐘)用于捕獲數字圖像輸入,并提供用于其他處理的時鐘(系統時鐘)分別。
請在GCK1IN引腳和GCK2IN引腳輸入點時鐘和捕捉時鐘,并輸入系統時鐘SYCKIN引腳。
由于沒有XTAL振蕩功能,請務必輸入執行外部振蕩的時鐘。
●GCK1IN(輸入引腳No.172)
●GCK2IN(輸入引腳No.146)
- 這些是點時鐘和捕獲時鐘的輸入引腳。
- 務必輸入從外部振蕩到這些引腳的5MHz至40MHz時鐘。
●SYCKIN(輸入引腳編號173)
- 它是系統時鐘輸入引腳。輸入內置PLL的參考時鐘。
- 務必將5MHz至40MHz的時鐘輸入SYCKIN。
●FILTER(模擬引腳No.176)
- 它是用于系統時鐘振蕩的內置PLL的濾波器連接引腳。
- 請在PLLVSS引腳和FILTER引腳之間外部連接一個電阻和一個電容。

●D15-0(輸入/輸出引腳編號39-42,44,45,47-52,54-57)
- 它是CPU數據總線引腳。它連接CPU的外部數據總線。
- 由于這些引腳內部沒有上拉電阻,請在器件外部進行上拉。
●A23-1(輸入引腳編號1-4,6,8-18,21-27)
- 它是CPU地址總線引腳。它連接CPU的外部地址總線。
- 由于這些引腳內部沒有上拉電阻,如果是,請在器件外部進行上拉必要。
●CS_N(輸入引腳No.33)
- 它是片選輸入引腳。
- 輸入從CPU到寄存器空間或視頻存儲空間的片選信號。
- 由于此引腳內部沒有上拉電阻,請在器件外部進行上拉必要。
- 此信號低電平有效。
●RD_N(輸入引腳No.30)
- 它是READ脈沖輸入引腳。
- 輸入從CPU讀出數據的選通信號。
- 由于此引腳內部沒有上拉電阻,請在器件外部進行上拉必要。
- 此信號低電平有效。
●WRH_N(輸入引腳No.28)
●WRL_N(輸入引腳號29)
- 它是WRITE脈沖輸入引腳。輸入用于從CPU寫入數據的選通信號。
- 由于這些引腳內部沒有上拉電阻,如果是,請在器件外部進行上拉必要。

這些信號低電平有效。
●WAIT_N(三態輸出引腳No.38)
- 它是CPU總線WAIT引腳。
- 輸出到CPU的總線WAIT需求信號。
- 由于此引腳內部沒有上拉電阻,請在器件外部進行上拉。
- 此信號低電平有效。
●READY_N(3態輸出引腳No.37)
- 它是CPU總線READY引腳。
- 輸出到CPU的總線READY信號。
- 由于此引腳內部沒有上拉電阻,請在器件外部進行上拉。
- 此信號低電平有效。
●INT_N(輸出引腳No.36)
- 它是一個中斷信號輸出引腳。
- 輸出到CPU的中斷請求信號。
- 此信號低電平有效。
●DREQ_N(輸出引腳No.35)
- 它是DMA請求信號輸出引腳。
- 輸出到CPU的DMA請求信號。
- 此信號低電平有效。

視頻內存接口
●SDQ15-0(輸入/輸出引腳編號59,60,62-66,68,70-73,75-78)
- 它是視頻存儲器的數據輸入/輸出總線引腳。
- 它連接視頻內存的數據總線。
- 由于這些引腳內部沒有上拉電阻,請在器件外部進行上拉。
●SA13-0(輸出針號89,91-96,98-100,102-105)
- 它是用于視頻存儲器的地址總線輸出引腳。
- 它連接視頻內存的地址總線。
- SA13-0引腳輸出的信號屬性因外部SDRAM的種類而異。
●SCS_N(輸出引腳No.88)
- 它是視頻存儲器的尖端選擇輸出引腳。
- 輸出到視頻存儲器的尖端選擇信號。
- 此信號低電平有效。
●RAS_N(輸出引腳No.86)
- 它是視頻存儲器的低地址選通輸出引腳。
- 輸出到視頻存儲器的低地址選通信號。
- 此信號低電平有效。
●CAS_N(輸出引腳No.84)
- 它是視頻存儲器的列地址選通輸出引腳。
- 輸出到視頻存儲器的列地址選通信號。
- 此信號低電平有效。
●WE_N(輸出引腳No.82)
- 它是用于視頻存儲器的WRITE選通輸出引腳。
- 輸出到視頻存儲器的WRITE選通信號。
- 此信號低電平有效。

UDQM(輸出引腳No.83)
●LDQM(輸出引腳No.80)
- 它是視頻存儲器的數據屏蔽信號輸出引腳。
- 輸出到視頻存儲器的數據屏蔽信號。
- UDQM引腳是數據屏蔽信號SDQ15-8引腳,LDQM引腳是SDQ7-0的數據產生信號。
- 這些信號是高活動的。
●SDCKOUT(輸出引腳No.85)
- 它是視頻存儲器的時鐘輸出引腳。
- 輸出視頻存儲器的時鐘。
- 該引腳的時鐘頻率輸出為75MHz至81MHz。

Mo on it it or r I In nt te er rf fa e e ce e e
●R(模擬輸出引腳No.134)
●G(模擬輸出引腳No.135)
●B(模擬輸出引腳No.136)
- 它是模擬RGB輸出引腳。
- 輸出線性R,G和B信號。
- 未使用模擬RGB輸出時,請不要連接任何東西。
●IREF(模擬引腳No.137)
- 它是RGB DAC的標準電流輸入引腳。
- 未使用模擬RGB輸出時,請不要連接任何東西。
●DRO5-0(輸出引腳No.109-114)
●DGO5-0(輸出引腳No.115,116,118,119,121,122)
●DBO5-0(輸出引腳No.123-126,128,129)
- 它是一個數字RGB輸出引腳。
- 未使用數字RGB輸出時,請不要連接任何內容。
●DRI5-0(輸入引腳No.147,149-153)
●DGI5-0(輸入引腳No.154-157,159,161)
●DBI5-0(輸入引腳No.162-167)
- 它是一個數字RGB輸入引腳。
- 由于這些引腳內部沒有上拉電阻,如果是,請在器件外部進行上拉必要。
●VSYNC_N(輸出引腳No.143)
- 它是垂直同步信號輸出引腳。
- 輸出垂直同步信號。
- 此信號低電平有效。
●CSYNC_N(輸出引腳No.142)
- 它是水平/復合同步信號輸出引腳。
- 輸出水平同步信號或復合同步信號。
- 此信號低電平有效。
●HSIN_N(輸入引腳No.168)
- 它是一個水平同步信號輸入引腳。
- 輸入用于復位內部水平計數器的外部水平同步信號。
- 如果不使用,請在必要時在設備外部進行上拉,因為此引腳沒有內部有一個上拉電阻。

該信號低電平有效。
●VSIN_N(輸入引腳No.169)
- 它是垂直同步信號輸入引腳。
- 輸入用于復位內部垂直計數器的外部垂直同步信號。
- 如果不使用,請在必要時在設備外部進行上拉,因為此引腳沒有
內部有一個上拉電阻。
- 此信號低電平有效。
●BLANK_N(輸出引腳No.131)
- 它是一個顯示定時輸出引腳。
- 輸出顯示無顯示周期的信號。
- 此信號低電平有效。
●YS_N(輸出引腳No.130)
- 它是YS信號輸出引腳。
- 輸出疊加時的YS信號。
- 此信號低電平有效。
●GCK1OUT(輸出引腳No.144)
●GCK2OUT(輸出引腳No.107)
- 它是點時鐘輸出引腳。
- 輸出點時鐘。

●RESET_N(施密特觸發器輸入引腳No.31)
- 它是一個復位引腳。
- 請輸入上電復位信號。
- 在通電時肯定需要具有預定周期的復位信號輸入。
- 由于此引腳內部沒有上拉電阻,請在器件外部進行上拉必要。
- 此信號低電平有效。 該引腳使用施密特觸發器類型緩沖器。
●TEST2-0_N(輸入引腳編號139,140,141)
- 它是器件測試的測試模式設置引腳。
- 由于這些引腳內部沒有上拉電阻,請在器件外部進行上拉。

技術文章分類
相關技術文章
本道日本巨乳在线看